云彩店邀请码|半壳|优胜
连年来,低密度奇偶校验(LDPC)码以其崇高的纠错本能仍旧被普遍接洽和运用。 正文鉴于我国某项航天工作中所运用的LDPC 码,安排和实行了硬件资源耗费极低的编 译码器模块。 固然 LDPC 码在译码速度和本能上与新颖通讯体例中常用的卷积码、BCH 码、RS 码等比拟有较大的上风,然而因为校验矩阵结构的随机性使得工程中很难实行线性的编 码搀杂度。在航天工作中,可用来编写翻译码的硬件资源又是极端荒凉的,怎样在较少了硬 件资源下实行编写翻译码器是一个具备挑拨性的题目。其余,为了赢得更优的译码本能,在 LDPC 码的安排进程中,常常沿用码长较大的码,那些无异都减少了硬件的资源耗费。 正文经过对国表里关系表面文件举行了深刻的领会,安排了编写翻译码器的串行实行构造, 大大贬低资源耗费:对准源代码器的源代码矩阵保存数据量大的题目,提出了一种鉴于准循 环构造的源代码矩阵保存本领;对准译码器的Tanner 图中变量节点和校验节点贯穿错综 搀杂的题目,提出了鉴于块边的消息调换本领简化贯穿;其余咱们还提出了一种鉴于循 环累加存放器的源代码构造,极大缩小了源代码器的论理资源耗费。 本文华用 Verilog 硬件刻画谈话,实行了LDPC 码的串行编写翻译码器构造安排与开拓, 经过Modelsim 仿真东西实行了编写翻译码器模块的功效论理仿真,而且用C 谈话搭建了 LDPC 码译码本能仿真平台,考证了LDPC 码译码器的杰出译码本领。
来源:半壳优胜鲸鱼幸运星转载请保留出处和链接!
本文链接:http://87cpy.com/293516.html
本站部分内容来源网络如有侵权请联系删除